有源晶振输出串电阻有什么用处?
一般来说,大公司的硬件电路都有最小化设计,来减少重复性劳动和确保产品质量,有源晶振输出串电阻就根源于最小化设计。晶振属于电路板里的心脏,提供时钟频率。因此,再设计电路板时设计师为了保障晶振能正常工作,提供正确的时钟信号,晶振外围通常会有电阻和其他元器件。那么,这个电阻的具体用处是什么呢?(相关阅读可以查看PINHUI品慧官网《有源晶振EMC设计要点概述》)
串电阻是为了减小反射波,避免反射波叠加引起过冲。有时,不同批次的板子特性不一样,留个电阻位置便于调整板子状态到最佳。如没必要串电阻,就用0欧电阻连接。反射波在大部分电路里有害,但PCI却恰恰利用了反射波形成有效信号。
一、减少谐波,有源晶体输出的是方波,这将引起谐波干扰,尤其是阻抗严重不匹配的情况下,加上电阻后,该电阻将与输入电容构成RC积分平滑电路,将方波转换为近似正弦波,虽然信号的完整性受到一定影响,但由于该信号还要经过后级放大、整形后才作为时钟信号,因此,性能并不受影响,该电阻的大小需要根据输入端的阻抗、输入等效电容,有源晶体的输出阻抗等因素选择。
二、阻抗匹配,减小回波干扰及导致的信号过冲。我们知道,只要阻抗不匹配,都会产生信号反射,即回波,有源晶体的输出阻抗通常都很低,一般在几百欧以下,而信号源的输入端在芯片内部结构上通常是运放的输入端,由芯片的内部电路与外部的无源石英晶体构成谐振电路(使用有源晶体后就不需要这个晶体了),这个运放的输出阻抗都在兆欧以上。