你好!欢迎来到深圳市品慧电子有限公司!
语言
当前位置:首页 >> 晶振 >> 晶体振荡器三态输出技术解析

晶体振荡器三态输出技术解析


石英晶体振荡器常用的输出模式主要包括:TTL、CMOS、ECL、PECL、LVDS、Sine Wave。其中TTL、CMOS、ECL、PECL、LVDS均属于方波,Sine Wave属于正弦波。今天给大家讲解到的是晶体振荡器中的三态输出技术。

晶体振荡器输出方式波形

大多数数字系统使用由两个状态级别0和1表示的二进制数系统。在一些特殊应用中,需要第三状态(Hi阻抗输出)。TTL,HCMOS或HCMOS石英晶体振荡器提供三态输出或三态启用/禁用功能。其常见应用包括自动测试,总线数据传输。

有源晶振,晶体振荡器,贴片晶振,石英晶振

这三种状态是低,高和高阻抗(HiZ或浮动)。高阻抗状态的输岀表现得好像它与电路断开,除了可能有小的漏电流。三态器件具有使能/禁止输入,通常在几乎任何封装的引脚1上。当使能为高电平或悬空时,器件振荡(输出高电平和低电平),当引脚1接地(逻辑“0”)时,器件进入高阻态。

总线是一组通用的电线,通常用于数据传输。三态总线有几个三态输出连接在一起。通过控制电路,除了一个总线上的所有设备都具有高阻抗状态的输出。其余器件使能,驱动高低输出总线。

三态功能的其他应用是用于自动测试设备(ATE)。几个有源晶振晶体振荡器的输出连接在一起。对于控制电路,除了振荡器外,所有振荡器都具有高阻抗状态的输出。选择的振荡器将从计数器读出其频率。

HCMOS或HCMOS石英晶体振荡器

在三态函数生效之前总会有一些延迟。此转换发生在两个转换(禁用和启用时)。从低电平开始的三态输出禁止时间是tPLZ,三态到低电平的输出使能时间是tPZL。

低电平,三态输出

CMOS

上升和下降时间CMOS技术的上升和下降时间取决于其速度(CMOS、HCMOS、ACMOS、 BICMOS),石英晶体振荡的电源电压,负载电容和负载配置。CMOS 40000列的典型上升和下降时间为30ns, HCMOS为6ns,而ACMOS( HCMOS/TTL兼容)的最大上升和下降时间为3ns。典型的上升和下降时间在其波形水平的10%至90%之间测量。

晶振,负载电容和负载配置

ACMOS输出终止技术

由于ACMOS( HCMOS/TL兼容)器件的快速转换时间,在测试或测量石英晶体振荡器电气性能特性时必须使用正确的端接技术。端接通常用于解决电压反射问题,这实质上导致时钟波形中的步骤以及过冲和下冲。这可能导致数据的错误时钟,以及更高的EM和系统噪声。

由于PCB板上的线长度及其负载配置,还需要端接。有三种终止时钟轨迹的通用方法,即将器件的输出阻抗与线路阻抗相匹配的过程:

方法1:串联终端在串联终端中,阻尼电阻靠近时钟信号源放置。Rs的值必须满足以下要求:Rs≥ZT-Ro

方法2:上拉/下拉电阻在上拉/下拉终端中,组合的戴维宁等效于迹线的特征阻抗。这可能是最干净的,并且不会产生任何反射,也会降低EMI。

相关文章

    用户评论

    发评论送积分,参与就有奖励!

    发表评论

    评论内容:发表评论不能请不要超过250字;发表评论请自觉遵守互联网相关政策法规。

    深圳市品慧电子有限公司