【成功案例】如何快速实现“QFN封装仿真”?
品慧电子讯QFN是一种焊盘尺寸小、封装体积小、以塑封材料组成的表面贴装芯片封装技术。由于其底部中央的一大块裸露焊盘被焊接到PCB的散热焊盘上,使得QFN具有极佳的电热性能。另外,在中央焊盘的封装外围有实现电气连接的导电焊盘,这种封装特别适合任何一个对尺寸、成本和性能都有要求的应用场景,从而被市场上广泛使用。随着目前5G应用的频率逐渐升高,QFN封装中Wirebond结构对电路性能的影响也越来越明显,因此需要借助电磁场仿真技术提前对QFN封装的电性能进行预判。
本文介绍了众多5G基站、移动终端公司正在采用的QFN封装仿真流程,涉及到芯和半导体的Hermes 3D工具。Hermes 3D非常擅长对芯片封装和PCB进行信号完整性分析,评估信号通路中阻抗不连续性结构对通道中信号完整性带来的影响,它支持市面上所有封装和PCB设计文件格式的导入,并利用接近业界黄金标准的FEM3D求解器实现S参数的快速提取和分析,其高效的建模流程和精准的仿真引擎能极大地提高工程师评估封装性能指标优化的效率。
QFN封装三维建模和仿真流程
1 模型导入
打开Hermes 3D,在Modeling>Design中选择Lead Frame。导入dxf的设计格式文件后进入到Lead Frame配置界面,如图1所示。
图1 Lead Frame 配置界面
2 Cross Section设置
在Lead Frame界面中点击Cross section图标,可以进入到Cross section设置界面。在此设置页面中可以依次对Mold、Die、Lead Frame以及Wirebond结构设定厚度材料等信息,如图2所示。
图2 Cross Section 设置
3 建立各层对应关系
在Cross Section Name栏完成和DXF设计文件中Layer Name的对应层关系,选择对应的Lead Frame结构名称,就可以完成DXF中各个元素的建模。在图3中,从右下角生成的3D结构示意图可以检查生成的模型是否准确无误。
图3 完成QFN封装3维建模
4 添加 Port
Hermes3D支持用户添加多种类型的port,例如在芯片端添加Annular port;在引线框架上添加lumped port。在右侧nets列表中选择要仿真的网络,右键选择Add Port,弹出Generate Ports窗口,可以在芯片端选择添加Annular port类型,如图4所示。用edge选择模式,在引线框架上选择要创建的信号和参考地的边,点击右键,选择Port->Add Edge Lumped Port;添加好的lumped port如图5中绿色的平面所示。
图4 添加Annular port
图5 添加Lumped port
5 添加 FEM3D 仿真设置
在工程树形菜单Analysis中右键选择Add FEM3D Analysis,点击Solver Option,可按照如下方式进行求解扫频设置,如图6所示。
图6 仿真设置
6 查看仿真结果
待仿真结束之后,结果以树型结构的形式呈现在工程树Results菜单下方,并且可以使用SnpExpert工具打开仿真结果,进行查看,如图7所示。
图7 查看仿真结果
总结
由于产品小型化的要求,后摩尔时代,越来越多的芯片企业开始重视封装形式的研发。本文介绍众多5G基站、移动终端企业所采用的QFN封装仿真流程,涉及到芯和半导体的Hermes3D软件。Hermes3D专注于评估在IC和封装以及PCB的互连中的寄生带来的相互作用,其高效的建模流程和精准的仿真引擎能极大地提高工程师评估封装性能指标优化的效率。
免责声明:本文为转载文章,转载此文目的在于传递更多信息,版权归原作者所有。本文所用视频、图片、文字如涉及作品版权问题,请联系小编进行处理。
推荐阅读:
液晶屏ESD防护解决方案
为什么CAN一致性测试中这几项如此重要?
拒绝内卷,伏达重新定义功率“触顶”趋势下的充电半导体技术演进路线图
【技术大咖测试笔记系列】之三:怎样选择合适的台式电源?
芯和半导体发布基于微软Azure的EDA云平台