Synopsys IC Validator获得GLOBALFOUNDRIES 14LPP物理验证Signoff认证
【导 读】Synopsys 宣布,Synopsys IC Validator工具已获得GLOBALFOUNDRIES(GF )认证,将用于GF 14LPP工艺技术的物理验证Signoff。凭借此Signoff认证,设计工 程师可以借助IC Validator的快速性和可扩展性,实现高水平的可制造性和最大生产 量。目前GF可以提供各种认证的运行集,包括DRC、LVS和金属填充技术文件。
重点:
•基于多年的合作,为GLOBALFOUNDRIES领先的工艺提供Signoff准确性和最佳性能。
•设计工程师可以通过获得认证的runsets体验到IC Validator的快速性和可扩展性,实现物理验证Signoff。
GLOBALFOUNDRIES客户设计实施副总裁Jai Durgam表示:“IC Validator Signoff认证是支持我们共同客户进行物理验证Signoff的重要一步。在14LPP工艺技术上,Synopsys与我们密切合作,为IC Validator提供了广泛的工具认证和runsets认证。我们的代工厂客户,现在可以通过使用IC Validator的快速分析功能,最大限度地发挥14LPP工艺技术的高性能和功率效率优势。此外,我们正在积极地将IC Validator的应用扩展到对所有先进工艺的Signoff认证。”
IC Validator是Synopsys Design Platform的一个关键组件,同时也是一个全面且高度可扩展的物理验证工具套件,包括DRC、LVS、可编程电子规则检查(PERC)、虚拟金属填充和DFM增强功能。IC Validator旨在通过使用智能内存感知负载调度和平衡技术,实现高性能和可扩展性,最大限度地提高主流硬件的利用率。在多台机器上可以使用多线程和分布式处理,以提供能扩展到一千多个CPU的可扩展性优势。
Synopsys设计事业部高级业务开发总监Christen Decoin表示:“高级节点的制造复杂性给设计工程师按期交付带来很大挑战。与GLOBALFOUNDRIES密切合作,确保让设计工程师可以及时访问性能优化runsets。这些runsets与IC Validator的大规模并行架构的可扩展性协同工作,为设计工程师提供了一条快速准确的物理验证Signoff路径。”
推荐阅读:
高速电路设计中不可忽略的一个重要因素
巧用Bertscope进行芯片/系统的接收端容限测试和调试分析
第三届大联大创新设计大赛晋级团队出炉
意法半导体推出专业MEMS开发工具,实现MEMS 传感可视化
利用Microchip全新界面手势软件库轻松配置低功率触摸板