专家教你:优化PCB布线方法,最大限度减少串扰
品慧电子讯本文介绍了优化信号布线以显著减少串扰的方法:采用微带线收发交叉布线和带状线非交叉布线方案可以最大限度地减少串扰。要实现极高的数据速率,PCB设计必须优化信号布线,以确保卓越的信号质量。这些你知道吗?如今,各种便携式计算设备都应用了密集的印刷电路板(PCB)设计,并使用了多个高速数字通信协议,例如 PCIe、USB 和 SATA,这些高速数字协议支持高达 Gb 的数据吞吐速率并具有数百毫伏的差分幅度。设计人员必须小心的规划 PCB 的高速串行信号走线,以便尽可能减少线对间串扰,防止信道传输对数据造成破坏。入侵(aggressor)信号与受害(victim)信号出现能量耦合时会产生串扰,表现为电场或磁场干扰。电场通过信号间的互电容耦合,磁场则通过互感耦合。方程式(1)和(2)分别是入侵信号对受害信号的感应电压和电流计算公式,方程式(3)和(4)分别是入侵信号和受害信号之间的互电容和互电感计算公式。


- 第一页:优化PCB布线减少线对间串扰
- 第二页:优化PCB布线方法的仿真(1)
- 第三页:优化PCB布线方法的仿真(2)
- 第四页:原型 PCB 测量
II. 仿真图3 和图4 分别是 ADS 中的 S 参数和瞬态分析仿真模型。图3 中,100Ω差分阻抗和3 英寸长的受害信号和入侵网络信号线对的单模 S 参数通过数学方式转变为差分模式。端口1 和端口2 分别表示入侵信号对的输入和输出端口,而端口3 和端口4 分别表示受害网络信号对的输入和输出端口。入侵信号和受害信号的线对间空隙设置为8 mil(1 倍布线宽度)。图 4 中,中间的传输线表示受害网络信号对,传输线两端均端接电阻。在受害网络信号对上方和下方的传输线中分别注入具有 30ps 边沿速率的方波,以作为入侵信号。



- 第一页:优化PCB布线减少线对间串扰
- 第二页:优化PCB布线方法的仿真(1)
- 第三页:优化PCB布线方法的仿真(2)
- 第四页:原型 PCB 测量



- 第一页:优化PCB布线减少线对间串扰
- 第二页:优化PCB布线方法的仿真(1)
- 第三页:优化PCB布线方法的仿真(2)
- 第四页:原型 PCB 测量
III. 原型 PCB 测量为了验证仿真结果与实际测量的关联性,我们需要制作原型 PCB。图9 和 图10 是耦合微带线和带状线的 S 参数测量结果。如图9 所示,近端串扰低于远端串扰;图10 中,远端串扰低于近端串扰。



- 第一页:优化PCB布线减少线对间串扰
- 第二页:优化PCB布线方法的仿真(1)
- 第三页:优化PCB布线方法的仿真(2)
- 第四页:原型 PCB 测量