LMK04832-SEP是耐辐射、30 krad、超低噪声、3.2 GHz 15 输出 JESD204C 时钟抖动清除器
产品详情
描述:
LMK04832-SEP 是一款高性能时钟AD7898AR-10调节器,具有 JEDEC JESD204B/C 支持,适用于空间应用。
来自 PLL2 的 14 个时钟输出可以配置为驱动七个 JESD204B/C 转换器或使用设备和 SYSREF 时钟的其他逻辑设备。可以使用 DC 和 AC 耦合提供 SYSREF。不限于 JESD204B/C 应用,14 个输出中的每一个都可以单独配置为传统时钟系统的高性能输出。
该器件可配置为在双 PLL、单 PLL 或时钟分配模式下运行,带或不带 SYSREF 生成或时钟恢复。PLL2 可以与内部或外部 VCO 一起工作。
高性能与在功率和性能之间权衡的能力、双 VCO、动态数字延迟和保持等特性相结合,可以提供灵活的高性能时钟树。
特性:
●视频编号:V62/22612
○总电离剂量 30 krad(无 ELDRS)
○SEL 免疫 >43 MeV × cm 2 /mg
○SEFI 免疫 >43 MeV × cm 2 /mg
●环境温度范围:–55°C 至 125°C
●多模式:双PLL、单PLL、时钟分配
●6 GHz 外部 VCO 或分配输入
●超低噪声:
○54fs RMS 抖动(12kHz 至 20MHz型号">20MHz型号">20MHz型号">20MHz型号">20MHz型号">20MHz型号">20MHz型号">20MHz型号">20MHz型号">20MHz型号">20MHz型号">20MHz型号">20MHz型号">20MHz型号">20MHz型号">20MHz型号">20MHz型号">20MHz型号">20MHz)
○64fs RMS 抖动(100Hz 至 20MHz)
○–157.6-dBc/Hz 本底噪声
●超低噪声,3200 MHz:
○61fs RMS 抖动(12kHz 至 20MHz)
○67fs RMS 抖动(100Hz 至 100MHz)
○–156.5dBc/Hz 本底噪声
●锁相环2
○–230 dBc/Hz 的 PLL FOM
○PLL 1/f of –128 dBc/Hz
○鉴相器速率高达 320 MHz
○两个集成 VCO:2440 至 2600 MHz 和 2945 至 3255 MHz
●多达 14 个差分设备时钟
○CML、LVPECL、LCPECL、HSDS、LVDS 和 2xLVCMOS 可编程输出
●最多 1 个缓冲 VCXO/XO 输出
○LVPECL、LVDS、2xLVCMOS 可编程
●1-1023 CLKOUT 分频器
●1-8191 SYSREF 分频器
●SYSREF 时钟的 25 ps 步长模拟延迟
●设备时钟和 SYSREF 的数字延迟和动态数字延迟
●带 PLL1 的保持模式
●PLL1 或 PLL2 的 0 延迟
●高可靠性
○受控基线
○一个装配/测试站点
○一个制造基地
○延长产品生命周期
○延长产品变更通知
○产品可追溯性
应用:
●通信有效载荷
●雷达成像有效载荷
●命令和数据处理
参数:
功能:双环路 PLL、超低抖动时钟发生器
输出数量:15
RMS 抖动 (fs):54
输出频率(最大)(MHz):3255
输入类型:HCSL、LVCMOS、LVCMOS (REF_CLK)、LVDS、LVPECL、LVPECL (VCXO_CLK)
输出类型:CML、HSDS、LVCMOS、LVDS、LVPECL
电源电压(最小)(V):3.135
电源电压(最大值)(V):3.465
特征:0 延迟、集成 VCO、JESD204B、信号丢失检测、手动/自动切换、可编程延迟、SPI
工作温度范围(℃):-55 至 125、25 至 25
◆LMK04832 SEP框图
◆LMK04832-SEP功能框图